

مهلت تحویل ساعت ۲۴ روز چهارشنبه ۶ دی

پاسخنامه تمرین شش

## به موارد زیر توجه کنید:

- ۱- حتما نام و شماره دانشجویی خود را روی پاسخنامه بنویسید.
- ۲- کل پاسخ تمرینات را در قالب یک فایل pdf با شماره دانشجویی خود نام گذاری کرده در سامانه CW بارگذاری کنید.
  - ۳- این تمرین ۶۰ نمره دارد که معادل ۶٫۰ نمره از نمره کلی درس است.
  - ۴- در صورت مشاهده هر گونه مشابهت نامتعارف هر دو (یا چند) نفر کل نمره این تمرین را از دست خواهند داد.
- ۱- (۱۰ نمره) در یک پردازنده با یک حافظهٔ نهانِ ایدهآل (miss rate=0) اجرای هر دستور یک چرخهٔ ساعت طول میروند (CPI=1) اما در عمل نرخِ فقدانِ (miss ratio) حافظه های نهانی که برای داده و دستور به کار میروند ۲۰٫۰ است.
- الف– اگر بدانیم دسترسی به حافظهٔ اصلی ۱۰۰ چرخه طول می کشد و ۳۰٪ دستوراتی که روی این پردازنده اجرا می شوند، دستورات load و store هستند، CPI متوسط چقدر است؟
- ب- برای افزایش کارایی، از یک لایهٔ دیگرِ حافظهٔ نهان با زمانِ دسترسی ۲ چرخهٔ ساعت و نرخِ برخورد hit) (hit می کنیم. در این صورت CPI متوسط چقدر می شود؟ دقت کنید، در این پردازنده حافظه های نهان داده و دستور کاملا از هم مجزا هستند.

## پاسخ:

الف- به ازای هر دستور یک دسترسی به حافظهٔ دستور داریم. علاوه بر این، در ۳۰٪ دستورات یک دسترسی به حافظهٔ داده داریم.

$$CPI_{ava} = 1 + 0.2 \times 100 + 0.3 \times 0.2 \times 100 = 1 + 20 + 6 = 27$$
 cycle

ب-

$$CPI_{avg} = 1 + 0.2 \times (2 + 0.28 \times 100) + 6 = 1 + 6 + 6 = 13 \ cycle$$

7-(7) نمره) امیرحسین به تازگی علاقه مند شده تاثیر اشتراک پذیری (associativity) را بر عملکرد حافظهٔ نهان به طور کامل درک کند. به این منظور، امیرحسین دو حافظهٔ نهان کوچک را در نظر می گیرد: یک حافظهٔ نهان با نگاشت مستقیم (direct mapped) با  $\lambda$  خط و هر خط T بایت، و یک حافظهٔ نهان مجموعه مشارکتی T راهه (4-way associative) با همان اندازه و اندازه خط. برای حافظهٔ مجموعه مشارکتی، امیرحسین دو سیاست جایگزینی را امتحان می کند، LRU و LRU.

الف-امیرحسین با دسترسی به دنبال دنبالهای از آدرسهای بایت هگزادسیمال زیر، با شروع از حافظههای خالی، حافظه را تست می کند. فرض کنید که آدرسها تنها ۱۲ بیتی هستند. جداول زیر را با پر کردن مقادیر برچسب (tag) هگزادسیمال برای حافظه و نمایش پیشرفت محتوای حافظهٔ نهان هنگام دسترسی تکمیل کنید. در این جداول 'inv' به معنای نامعتبر بودن محتوای ورودی است. برای سادگی، فقط وقتی عناصری را در جدول پر کنید که مقداری تغییر کرده است.

ب- آیا کمتر بودن اعداد به دست آمده در یکی از جداول نشان از بهتر بودن بیچون و چرای آن روش دارد؟ اگر بله، استدلال کنید و اگر خیر، یک سلسله دسترسی بسیار کوتاه به عنوان مثال نقض بیاورید. ج- تعداد بیت هر کدام از دو نوع حافظهٔ نهان با نگاشت مستقیم و مجموعه مشارکتی ۴ راهه را بهدست آورید. پاسخ:

الف-

Address: 12 bits Tag: 4 bits [11:8] Index: 3 bits [7:5] Offset: 5 bits [4:0]

| D-map   | Addresses and tags are in HEX |                     |     |     |     |     |     |     |      |
|---------|-------------------------------|---------------------|-----|-----|-----|-----|-----|-----|------|
|         |                               | line in cache (tag) |     |     |     |     |     |     | hit? |
| Address | L0                            | L1                  | L2  | L3  | L4  | L5  | L6  | L7  |      |
| 11B     | 1                             | inv                 | inv | inv | inv | inv | inv | inv | no   |
| 134     |                               | 1                   |     |     |     |     |     |     | no   |
| 20D     | 2                             |                     |     |     |     |     |     |     | no   |
| 1A2     |                               |                     |     |     |     | 1   |     |     | no   |
| 105     | 1                             |                     |     |     |     |     |     |     | no   |
| 360     |                               |                     |     | 3   |     |     |     |     | no   |
| 27D     |                               |                     |     | 2   |     |     |     |     | no   |
| 121     |                               | 1                   |     |     |     |     |     |     | yes  |
| 1A3     |                               |                     |     |     |     | 1   |     |     | yes  |
| 17A     |                               |                     |     | 1   |     |     |     |     | no   |
| 307     | 3                             |                     |     |     |     |     |     |     | no   |
| 273     |                               |                     |     | 2   |     |     |     |     | no   |
| 131     |                               | 1                   |     |     |     |     |     |     | yes  |

Address: 12 bits Tag: 6 bits [11:6] Index: 1 bits [5:5] Offset: 5 bits [4:0]

| 4-way   | LRU addresses and tags are in HEX |      |      |         |       |      |      |      |      |
|---------|-----------------------------------|------|------|---------|-------|------|------|------|------|
|         |                                   |      |      | line in | cache |      |      |      | hit? |
| Address | Set 0                             |      |      |         |       |      |      |      |      |
|         | way0                              | way1 | Way2 | way3    | way0  | way1 | way2 | way3 |      |
| 11B     | 4                                 | inv  | inv  | inv     | inv   | inv  | inv  | inv  | no   |
| 134     |                                   |      |      |         | 4     |      |      |      | no   |
| 20D     |                                   | 8    |      |         |       |      |      |      | no   |
| 1A2     |                                   |      |      |         |       | 6    |      |      | no   |
| 105     | -                                 |      |      |         |       |      |      |      | yes  |
| 360     |                                   |      |      |         |       |      | D    |      | no   |
| 27D     |                                   |      |      |         |       |      |      | 9    | no   |
| 121     |                                   |      |      |         | -     |      |      |      | yes  |
| 1A3     |                                   |      |      |         |       | -    |      |      | yes  |
| 17A     |                                   |      |      |         |       |      | 5    |      | no   |
| 307     |                                   |      | C    |         |       |      |      |      | no   |
| 273     |                                   |      |      |         |       |      |      | -    | yes  |
| 131     |                                   |      |      |         | -     |      |      |      | yes  |

| 4-way   | FIFO addresses and tags are in HEX |      |      |      |       |      |      |      |     |  |
|---------|------------------------------------|------|------|------|-------|------|------|------|-----|--|
|         | line in cache (tag)                |      |      |      |       |      |      |      |     |  |
| Address | Set 0                              |      |      |      | Set 1 |      |      |      |     |  |
|         | way0                               | way1 | way2 | way3 | way0  | way1 | way2 | way3 |     |  |
| 11B     | 4                                  | inv  | inv  | inv  | inv   | inv  | inv  | inv  | no  |  |
| 134     |                                    |      |      |      | 4     |      |      |      | no  |  |
| 20D     |                                    | 8    |      |      |       |      |      |      | no  |  |
| 1A2     |                                    |      |      |      |       | 6    |      |      | no  |  |
| 105     | -                                  |      |      |      |       |      |      |      | yes |  |
| 360     |                                    |      |      |      |       |      | D    |      | no  |  |
| 27D     |                                    |      |      |      |       |      |      | 9    | no  |  |
| 121     |                                    |      |      |      | -     |      |      |      | yes |  |
| 1A3     |                                    |      |      |      |       | -    |      |      | yes |  |
| 17A     |                                    |      |      |      | 5     |      |      |      | no  |  |
| 307     |                                    |      | С    |      |       |      |      |      | no  |  |
| 273     |                                    |      |      |      |       |      |      | -    | yes |  |
| 131     |                                    |      |      |      |       | 4    |      |      | no  |  |

|                       | Direct-Mapped | 4-way LRU | 4-way FIFO |
|-----------------------|---------------|-----------|------------|
| <b>Total Misses</b>   | 10            | 8         | 9          |
| <b>Total Accesses</b> | 13            | 13        | 13         |

ب–

حافظه نهان set-associative با جایگزینی LRU بهتر از حافظه نهان مستقیم (direct-mapped) از نظر متوسط تاخیر دسترسی به حافظه است. برای مثال فوق، نرخ فقدان LRU کمی کمتر از نرخ فقدان FIFO است. این به دلیل این است که در دسترسی دهم، سیاست FIFO بلوک FIFO بلوک  $\{ f \}$  را به جای  $\{ g \}$  جایگزین کرد؛ زیرا بلوک دلیل این است که در دسترسی دهم، سیاست حتی اگر بلوک  $\{ b \}$  کمترین بار از آن استفاده شده باشد. در این حالت، سیاست LRU از temporal locality بهتری بهره برد.

LRU همیشه از FIFO بهتر نیست. فرض کنید یک حافظه نهان set-associative با پارامترهای مشابه داشته باشیم و یک دنباله دسترسی نشان داده شده زیر را داشته باشیم. برای دسترسی آخر LRU یک miss دارد در حالی که FIFO یک hit دارد.

0x11B, 0x134, 0x20D, 0x1A2, 0x105, 0x360, 0x27D 0x121, 0x1A3, 0x17A, 0x307, 0x273, 0x361

ج-

در حافظه با دسترسی مستقیم، ۸ خط داریم، بنابراین سه بیت برای اندیس صرف می شود. چون هر خط ۳۲ بایت دارد، پنج بیت برای byte offset استفاده می شود. پس کلا ۴ بیت برای برچسب باقی می ماند.

 $bitsPerLine = 1 (valid) + 4 (tag) + 32 \times 8 (data) = 261 bit$  $TotalBits = 281 \times 8 = 2088 \ bits$ 

در حافظهٔ مجموعه-مشارکتی ۴ راهه، چون اندازه حافظه تغییر نکرده، دو مجموعه خواهیم داشت، بنابراین یک ... by byte offset و ۲۶ بیت برای برچسب باقی می ماند. trull trule tr

۳- (۲۰ نمره) تعیین کنید هر کدام از تغییرات زیر در حافظهٔ نهان چه تاثیری در هر کدام از ستونها خواهد داشت. در برخی موارد نوع چینش حافظهٔ نهان (مثلا این که نگاشت مستقیم یا کاملا اشتراک پذیر (associative) باشد) روی کم و زیاد شدن برخی پارامترها تاثیر متفاوتی دارد، این موارد را هم مشخص کنید.

|                         | Compulsory<br>Misses | <b>Conflict Misses</b> | Capacity<br>Misses | Hit time        | Miss rate          | Miss penalty        |
|-------------------------|----------------------|------------------------|--------------------|-----------------|--------------------|---------------------|
| نصف کردن طول خطوط       | افزایش               | كاهش                   | تغییر نمیکند       | ممكن است زياد   | احتمالا کم میشود   | کاهش                |
| (ظرفیت و تعداد          | در هر انتقال         | تعداد انتخابها         |                    | شود، چون تعداد  | چون تاثیر کاهش     | خطوط کوچکتر می      |
| مجموعهها ثابت)          | بلوک به              | بیشتر است، پس          |                    | انتخابها بيشتر  | فقدانهای ناشی از   | توانند سريعتر وارد  |
| چون ظرفیت کل حافظه و    | حافظهٔ نهان،         | امکان تداخل کم         |                    | شده             | تداخل بیشتر است    | شوند.               |
| تعداد مجموعهها ثابت     | تعداد بایت           | مىشود                  |                    |                 |                    | یا تأثیری ندارد چون |
| است، تعداد انتخابها در  | کمتری وارد           |                        |                    |                 |                    | پهنای باند حافظه از |
| هر مجموعه بیشتر می شود  | مىشود                |                        |                    |                 |                    | طول اولیه خطوط      |
|                         |                      |                        |                    |                 |                    | بیشتر بوده          |
| اگر تعبیر این باشد که   | افزایش               | تغير نمىكند            | کاهش               |                 | احتمالا کم میشود   | <i>ک</i> اهش        |
| ظرفيت مجموعهها ثابت     |                      |                        |                    |                 | چون تاثیر کاهش     | (به همان دلیل بالا) |
| است، نتيجهٔ اين تغيير،  |                      |                        |                    |                 | فقدانهای ناشی از   |                     |
| نصف شدن ظرفیت کل        |                      |                        |                    | شده             | كمبود ظرفيت بيشتر  |                     |
| حافظه است               |                      |                        |                    |                 | است.               |                     |
| دو برابر کردن اندازهٔ   | تغير نمىكند          |                        | از یک طرف تعداد    |                 | با توجه به توضیحات |                     |
| مجموعهها (ظرفيت و       |                      |                        | شده، پس فقدان نا   |                 | مربوط به انواع     |                     |
| طول خطوط ثابت)          |                      |                        | میشود اما از طرفی  |                 | فقدانها خيلى معلوم |                     |
| چون ظرفیت و طول         |                      |                        | نصف شدہ پس امک     | شده             | نیست               |                     |
| خطوط ثابت است، تعداد    |                      |                        | میشود و میتوان ٔ   |                 |                    |                     |
| مجموعهها نصف مىشود.     |                      |                        | ناشی از تداخل یا ف |                 |                    |                     |
| از طرفی تعداد انتخابها  |                      | نود.                   | ظرفیت بیشتر می     |                 |                    |                     |
| دو برابر میشود          |                      |                        |                    |                 |                    |                     |
| اگر تعبیر این باشد که   | تغییر نمیکند         | ز طرفی فقدان           | دقيقا برعكس بالاا  | ممکن است کم     | با توجه به توضیحات | تغيير نمىكند        |
| تعداد مجموعهها دو برابر |                      | لتر و از طرفی          | ناشی از تداخل بیش  | شود، چون تعداد  | مربوط به انواع     |                     |
| میشود، پس تعداد         |                      | یت کمتر میشود          | فقدان ناشی از ظرف  | انتخابها کم شده | فقدانها خيلى معلوم |                     |
| انتخابها نصف خواهد شد   |                      |                        |                    |                 | نیست               |                     |
| دو لایه حافظهٔ نهان را  |                      |                        |                    |                 |                    |                     |
| باهم تركيب كنيم و       |                      |                        |                    |                 |                    |                     |
| ظرفیت هردو را برابر     |                      |                        |                    |                 |                    |                     |
| همان L1 قرار دهیم.      |                      |                        |                    |                 |                    |                     |
| (اندازه خطوط و تعداد    |                      |                        |                    |                 |                    |                     |
| مجموعهها ثابت است)      |                      |                        |                    |                 |                    |                     |
|                         |                      |                        |                    |                 |                    |                     |

## تمرین شش معماری کامپیوتر صفحه ۵ از ۵

| (به معنای اضافه کردن<br>یک لایه حافظهٔ نهان)                                                                                | تغییر نمیکند | تغییر نمیکند | تغییر نمی کند                                   | تغییر نمی کند | تغییر نمیکند | كاهش         |
|-----------------------------------------------------------------------------------------------------------------------------|--------------|--------------|-------------------------------------------------|---------------|--------------|--------------|
| به معنای دو برابر کردن<br>ظرفیت که اگر تعداد<br>مجموعهها و اندازهٔ خطوط<br>ثابت باشد، یعنی تعداد<br>انتخابها دو برابر میشود |              |              | در مجموع کم می<br>تعداد انتخابها دو<br>هم ظرفیت |               |              | تغییر نمیکند |